?QorIQ?T1020多核處理器
發布時間:2024-12-30 17:01:47 瀏覽:689
T1040 QorIQ高級多核處理器將四個64位ISA Power Architecture?處理器內核與性能卓越數據線路加速以及互聯網、電信網絡/數據通訊、無線網絡基礎設施和國防軍事/航天工程應用所需要的網絡和外圍總線接口相結合。
QorIQ?T1020多核處理器適用于路由器、交換機、網關和通用性內嵌式計算系統中的組合控制、數據路徑和傳輸層處理。與多個離散系統相比,其高度集成提供明顯的性能優勢,同時也優化了電源設計。
特征
?根據Power Architecture?技術搭建的e5500內核,
–T1040有四個核心,T1020有兩個核心
–每個核心都有個256KB的二級緩存
?256 KB共享L3 CoreNet平臺緩存(CPC)
?分層互連構造
–CoreNet一致性管理器兼容連貫和非連貫事務,并且在CoreNet端點之間進行優先級和帶寬配制
–150Gbps相關讀取帶寬
?一個32-64位DDR3L/DDR4 SDRAM內存控制器
–ECC和交織兼容
?數據線路加速框架(DPAA)包括以下功能的加速:
–數據幀解析、分類和分配
–適用于調整、數據幀排序和堵塞管理的序列管控
–適用于堆棧配制和取消配制的硬件堆棧管控
–加密加速
–RegEx模式適配加速
IEEE Std 1588?兼容
?集成8端口千兆以太網交換機
–8K MAC地址,4K VLAN
–靜態地址配制
–MAC地址和老化的動態學習
-風暴控制和MC/BC保護警務
–端口聚合(IEEE標準化802.3ad)
–bgp協議(STP、RSTP和MSTP)
–訪問控制列表
–VLAN編輯、翻譯和注釋
–具備DWRR調整的分層QoS
?并行以太網接口
–最多兩個RGMII端口
–一個MII端口
?八條SerDes管道用作高速外圍端口
–四個PCI Express 2.0控制模塊
–兩個串行ATA(SATA 3Gb/s)控制模塊
–最多兩個QSGMII端口
–最多六個兼容1000 Mbps的SGMII端口
–兼容1000Base-K
?附加外圍端口
–兩個集成化PHY的高速USB 2.0控制模塊
–增強的安全性數字主機控制模塊,兼容
大容量存儲器卡(SD/eSDHC/eMMC)
–增強型串行外圍端口(eSPI)
–四個I2C控制模塊
–兩個DUART
–兼容NAND和NOR閃存的集成化閃存控制模塊
–具備12位雙數據速率的顯示接口模塊(DIU)
–TDM端口
–四個GPIO控制模塊,兼容多達109個通用型I/O信號
–兩個8管道DMA發動機
–多核可編程中斷控制器(MPIC)
?QUICC發動機缸筒
–32位RISC控制模塊,可任意兼容通訊外圍設備
–串行DMA管道,用作在所有串行通道上實現接收和傳輸
–兩個通用型通訊控制模塊,兼容TDM、HDLC和UART
?780 FC-PBGA封裝,23mm×23mm
深圳立維創展科技是Teledyne E2V的經銷商,主要供給Teledyne E2V數模轉換器和半導體,Teledyne E2V的應用領域包括通信、自動化、發現、醫療、環保等。價格優勢,歡迎咨詢。
上一篇: 高速模數轉換器ADC時鐘極性與啟動時間
下一篇: ADRF5024單極雙擲開關ADI
推薦資訊
DS875可替代 ADI 的 AD9914(1GSPS 采樣率、超快跳頻等,用于雷達等)、AD9958(雙通道、獨立控制,用于 MIMO 系統等)、AD9102(集成波形存儲器,用于醫療成像等),以及 TI 的 DAC38J84(集成數字上變頻,用于 5G 射頻單元等)、LMK04828(集成低噪聲 PLL,用于測試儀器等)。
EV12AS200A 的“采樣延遲微調”功能通過在 ADC 采樣時鐘路徑插入步進 24 fs 的可編程延遲線,將不同通道或芯片采樣沿對齊,降低時鐘分布歪斜、孔徑抖動、熱漂移等帶來的相位誤差。24 fs 步進對應 3 GHz 下約 0.5°相位誤差,能顯著提升相控陣等系統的相位精度。